# ステージング型クエリコンパイラにおける SIMD 命令活用方式の提案

根本 潤† 川島 英之†† 遠山 元道†††

†慶應義塾大学大学院理工学研究科 〒 223-8522 神奈川県横浜市港北区日吉 3-14-1

┼ 慶應義塾大学環境情報学部 〒 252-0882 神奈川県藤沢市遠藤 5322

++++ 慶應義塾大学理工学部 〒 223-8522 神奈川県横浜市港北区日吉 3-14-1

 $E\text{-mail: $$^$toyama@ics.keio.ac.jp, $$^$$}toyama@ics.keio.ac.jp, $$$$ 

あらまし RDBMS における先進的なクエリエンジンの多くは、クエリ実行プランを逐次解釈するインタープリタで はなく、クエリ実行プランから効率的な機械語を Just-In-Time (JIT) に生成・実行するクエリコンパイラとして実 装されている. このようなクエリコンパイラの最新研究として、ステージング型のクエリコンパイラがある. ステー ジング型のクエリコンパイラでは、部分評価を用いた最適化により、高級言語でインタープリタを実装するのと同等 の開発効率で、高速なクエリ処理を実現する.本論文では、第一に、インタープリタに対するステージング型クエリ コンパイラの性能優位性について定量的な評価を行った. 評価の結果、ステージング型クエリコンパイラはインター プリタに比べて 8~20 倍程度高速であることが観察され、その性能差の理由は (1) タプルの NULL チェック、(2) 仮想 関数呼出し、(3) 述語評価時の構造体メンバ参照であることが判明した.本論文では、第二に、クエリコンパイラにお ける SIMD 命令活用法を明らかにするため、SIMD 命令を生成するクエリコンパイラを設計、実装し、評価を行った. 評価の結果、選択オペレータにおける SIMD 命令活用による性能向上は限定的であり、最大でも 3%に留まることが 観察された.

キーワード JIT クエリコンパイラ, SIMD, 部分評価

# 1 はじめに

従来, RDMBS のクエリエンジンの多くは、クエリ実行プラ ンを逐次解釈し,反復的に関係オペレータを評価するインター プリタとして実装されてきた [1]. ディスク I/O が主たる性能 のボトルネックだった頃において、直感的で理解しやすいイン タープリタの処理モデルは、 クエリエンジンの標準となってい たが、近年、メインメモリ大容量化や NVM のようなストレー ジの普及,計算インテンシブな分析処理ニーズの増大にとも なって、クエリ処理が CPU バウンドになってきたため、クエ リ実行プランから効率的な機械語を Just-In-Time (JIT) に生 成・実行するクエリコンパイラが主流になりつつある [2] [3] [4]. クエリコンパイラの最新研究として、ステージング型のク エリコンパイラがある [5] [6] [7]. ステージング型のクエリコン パイラでは、部分評価を用いた最適化により、高級言語でイン タープリタを実装するのと同等の開発効率で, 高速なクエリ処 理を実現する. 例えば N 段の関係結合演算を行う場合を例に取 り,その効果を述べる.広く使われている Volcano 方式のイン タープリタ[1][8]では、多数回の関数呼出し、ならびにそれに ともなう中間タプルの生成,受渡し処理が必要となる.一方, 本研究で扱うステージング型クエリコンパイラ LB2 [5] を用い る場合,N段のforループが形成されるために関数呼出し回数 は高々1回となり、中間タプルの生成も不要となる. さらに、近 年の研究においては、CPU の命令レベルでのデータ並列化の ため、クエリコンパイラにおいて SIMD 命令を活用する研究も

#### 行われている [9].

このようなクエリコンパイラ研究において,本論文では2つ の課題に取り組んだ.第一の課題は定量的評価である.クエリ コンパイラ研究において,その性能改善の理由は巨視的・定性 的には知られているが,微視的・定量的には筆者が知る限り調 査が行われていない.例えば,CPU 命令レベルで挙動を分析し た場合,ステージング型クエリコンパイラが Volcano 方式のイ ンタープリタに対して如何なる理由で優位であるかは研究的な 疑問である.第二の課題は SIMD 命令の活用法である.SIMD 命令を用いる場合にはハードウェアに特化した複雑なコード生 成が求められるため,一般的に効果的な生成手段は,現状では 未知である.文献 [9] [10] では SIMD による問合せ処理の高性 能化が報告されているが,それが発現する条件については整理 がされていない.

本論文では上記 2 つの課題に取り組んだ結果を報告する.第 ーの課題を解決すべく,多段の結合に関して Volcano 方式イン タープリタとステージング型クエリコンパイラ LB2 をスクラッ チ実装して比較評価した.具体的には,処理時間,CPU 統計 情報,命令数を計測し,両者を比較した.その結果,LB2 は Volcano 方式インタープリタに比べて 8~20 倍程度の性能向上 が観察された.その性能差の理由は (1) タプルの NULL チェッ ク,(2) 仮想関数呼出し,(3) 述語評価時の構造体メンバ参照で あることが判明した.第二の課題を解決すべく,SIMD 命令を 生成するクエリコンパイラを設計・実装し,TPC-H ベンチマー ク Q1,Q14 の処理時間を測定した.その結果,選択オペレータ における SIMD 命令活用の効果は限定的であり,最大でも 3%



図1 ステージング型クエリコンパイラ

に留まることが観察された.このような限定的な性能向上は従 来研究[9]と非一貫的なものであり,SIMDにより性能向上発 現条件の明確化には,さらなる研究が必要なことが判明した.

本論文の構成は以下の通りである.まず,2章で関連研究に ついて述べる.次に,3章で提案するクエリコンパイラのシス テムアーキテクチャと SIMD 命令を活用した選択オペレータの 処理方式について述べる.4章で実装の詳細を述べた後,5章 で評価を行い,最後に6章でまとめを述べる.

# 2 関連研究

## 2.1 ステージング型クエリコンパイラ

文献 [5] は,二村射影の考え方を参考に,ステージング型の クエリコンパイラ LB2 を提案している.ステージング型クエ リコンパイラの構成を図1に示す.

二村射影は、インタープリタとソースプログラムを入力とし て、同等の結果を出力するより効率的なコンパイル済みプログ ラムに変換する(特化する)ことを言う.図1(b)のように、ク エリインタープリタとクエリ実行プランに対して同様のことを 行えば、特化の過程でインタープリタのオーバヘッドが除去さ れ、効率化が期待できる.ただ、クエリインタープリタとクエ リ実行プランを入力に、完全自動で変換を行うプログラムを得 ることは容易ではない.

そのため,LB2では,図1(c)のように,クエリ実行プランを インタープリタ的に解釈する過程(第1ステージ)で部分評価 を行い,クエリ処理(第2ステージ)を行うCコードを生成す ることで,二村射影に相当する変換を実現している.部分評価 とコード生成に際しては,内部的に,ライブラリベースの生成 的プログラミングフレームワークであるLightweight Modular Staging (LMS)[11]を利用している.第2ステージで処理する 式をLMSが提供する型コンストラクタ Rep[T]を用いて明示 することでコード生成を行う.

LMS で生成された C コードは,特化により効率化されて おり,高速なクエリ処理 (第2ステージ)が可能であるものの, SIMD 命令のような最新ハードウェアを積極的に活用するよう な高速化手法については議論されていない.

## 2.2 SIMD 命令活用

文献 [9] では, Relax Operator Fusion(ROF) と呼ばれるク



図2 システムアーキテクチャ

エリ処理モデルを導入することで、クエリコンパイラにおいて SIMD 命令を活用する方法が提案されている. 昨今のクエリ コンパイラは、通常、Data-Centric(もしくはプッシュ型) と呼 ばれるモデルを採用しており、効率化のため、クエリの各オペ レータ間では極力タプルのマテリアライズ(バッファへの書き 出し)を行わないようにするのが一般的だが、ROFでは、クエ リ実行プランの中にあえてマテリアライズを行うポイントを設 けることで、SIMD 命令を活用可能にする. ただ、文献[10]に おいて言及されているように、Data-Centric なモデルにおけ る SIMD 活用コードの生成は複雑であり、その容易化は引き続 き重要な研究課題である. また、文献[10]では、SIMD 命令に よる性能向上が報告されているが、VectorWise[12]のような Block-at-a-time なベクトル指向処理モデルにおける評価に留 まっており、Hyper[2]のような Tuple-at-a-time な処理モデル における SIMD 命令活用については議論されていない.

## 3 提案方式

## 3.1 システムアーキテクチャ

提案する SIMD 命令を活用したステージング型クエリコンパ イラのシステムアーキテクチャを図 2 に示す.提案システムで は、クエリ実行プランを入力として、それを逐次的に解釈し、 Cコードを生成する.そして、生成した Cコードを JIT コン パイルし、実行することで問合せ結果を応答する.

クエリコンパイラを構成する主要なコンポーネントは、イン タープリタ、LMS、ハードウェア活用 LMS 拡張の 3 つである. クエリ実行プランを解釈しながらコードを生成するインター プリタ部分では、選択、集約、結合といった一般的な関係オペ レータに加え、SIMD 対応の選択オペレータなど、最新ハード ウェアを活用するオペレータを導入する.コード生成には先行 研究である LB2 と同様に LMS を使用するが、ハードウェアに 特化した機能はないため、ハードウェア活用 LMS 拡張部分で、 SIMD 拡張命令セットである AVX-512 に対応したコード生成 を可能にする. LMS は、拡張可能なライブラリとなっており、 AVX-512 における\_m512i や\_\_mmask16 のようなデータ型の



図 3 SIMD 対応選択オペレータの処理フロー

追加や, \_mm512\_add\_epi32 といった組込み関数を利用した処 理を独自に定義することができる.

#### 3.2 SIMD 対応選択オペレータ

提案システムにおいて追加する SIMD 対応選択オペレータ の処理フローを図3に示す.所謂 Data-Centric な処理モデル における通常の選択オペレータは、クエリ処理パイプラインの 下流から渡されてくるタプルを逐次(tuple-at-a-time で)評価 するが、SIMD 命令を活用して複数のタプルを一括評価するた め,所定の数のタプルを一旦バッファに格納する(図3(1)). このとき,バッファは述語評価に必要なカラム単位で管理して おき,バッファが一杯になったところで SIMD レジスタにロー ドし、比較演算を行う(図3(2)).例えば、図3のように、「属 性 B < 37」という条件で選択処理を行う場合,属性 B のベク タと37のみで構成されるベクタで比較演算を行い、条件に合 致する3番目と5番目のビットだけが1であるビットマスクが 得られる. そして, 得られたビットマスクと, バッファのオフ セットが格納されたインデックスベクタ(ID ベクタ)を用い て、合致したタプルのオフセットの配列を得る(図3(3)).最 後に、当該配列の内容に基づいてバッファから合致したタプル を取り出して、パイプラインの上流へ渡していく (図 3(4)).

## 4 実 装

本章では,試作した提案システムの実装について述べる.提 案システムにおけるクエリコンパイラは,LMS を利用するた め,Scala を用いて実装した.インタープリタ部分に関しては, 通常のスカラーデータのまま処理する以下のオペレータを実装 した.これらのオペレータの評価モデルとしては,LB2と同様



図 4 SIMD 対応選択オペレータの疑似コード

にコールバックを用いた Data Centric なモデルを用いた.

- SelectOp: 選択
- ProjectOp: 射影
- CalculateOp: 式評価
- NestedLoopJoinOp: ネストループ結合
- HashJoinOp: ハッシュ結合
- AggregateOp: 集約
- CaseWhenOp: 条件分岐
- SortOp: ソート

上記に加えて, SIMD 命令を用いてフィルタリングを行う選 択オペレータ (以下, SelectVectorOp) を実装した. 図4に示 す疑似コードを用いて, SelectVectorOp について詳細に説明 する.

SelectVectorOp は,子オペレータと,述語のシーケンスを パラメータに取り, exec メソッドを有するクラスとして実装す る. exec メソッドは,タプルに対して選択操作などの各種処理 を適用するコールバック関数 (type RecordCallback = Record => Unit)を入力に,当該オペレータの処理を行う関数を返す メソッドである (8~25 行目). SelectVectorOp では,子オペ レータから受け取った反復処理 (7 行目)の中で,一旦マテリ アライズを行ったのち (10 行目), evalVectorPredicate()にお いて各述語を SIMD 命令で一括評価していく (15 行目). そし て,得られたビットマスクとインデックスベクタを用いて,真 となったタプルのインデックスをバッファに戻し (17 行目),そ のインデックスに該当するタプルを次のオペレータへと引き渡 していく (19 行目).

ここで, Vec16 や Mask16 は, 拡張した LMS で定義した Rep[.\_m512i] 型や, Rep[.\_mmask16] 型の演算をカプセル化し たクラスである. Vec16 の疑似コードを図 5 に示す. 例えば, 3 行目に定義するように, Vec16 同士の加算は, コード生成時に AVX-512 向けの組込み関数\_mm512\_add\_epi32 による加算に置 き換わる. 同様に, 7~8 行目に定義するように, Vec16 同士の

```
abstract class Vec
 1
    case class Vec16(reg: Rep[__m512i]) extends Vec {
2
      def add(x: Vec16) = Vec16(_mm512_add_epi32(reg, x.reg))
3
4
      def sub(x: Vec16) = Vec16(_mm512_sub_epi32(reg, x.reg))
5
      def mul(x: Vec16) = Vec16(_mm512_mullo_epi32(reg, x.reg))
6
      def div(x: Vec16) = Vec16(_mm512_div_epi32(reg, x.reg))
7
      def isEq(x: Vec16)
8
        Mask16(_mm512_cmpeq_epi32_mask(reg, x.reg))
9
      def isGe(x: Vec16)
10
        Mask16(_mm512_cmpge_epi32_mask(reg, x.reg))
11
      def isGt(x: Vec16)
12
        Mask16(_mm512_cmpgt_epi32_mask(reg, x.reg))
13
      def isLe(x: Vec16)
        14
15
      def isLt(x: Vec16)
16
         Mask16(_mm512_cmplt_epi32_mask(reg, x.reg))
17
      def toBufferPacked(buffer: Rep[Array[Int]], mask: Mask16)
18
        __mm512_mask_compressstoreu_epi32(buffer, mask.reg, reg)
19
```

図 5 Vec16 クラスの疑似コード

等価比較演算は、\_mm512\_cmpeq\_epi32\_mask を用いた等価比 較演算に置き換わる.また、17~18 行目の Vec16 の toBuffer-Packed メソッドは、\_mm512\_mask\_compressstoreu\_epi32 を 用いて指定したバッファにビットマスクに該当する要素のみを 詰めて書き出す処理を行う.このような抽象化が可能なのがス テージング型クエリコンパイラの特徴の1つである.

#### 5 評 価

#### 5.1 評価環境

試作したクエリコンパイラを用いて2つの評価を行った.1 つは、単純なネストループ結合実行時間に関するマイクロベン チマークである.クエリコンパイラの性能優位性を定量的に確 認するため、本評価用に実装した Volcano 方式のインタープリ タと比較評価を行った.もう1つは、TPC-H クエリのサブセッ トを用いた評価であり、SIMD 命令活用の効果を確認するため に実施した.

評価環境は、次の通りである.

- CPU: Intel Xeon Platinum 8176 2.10GHz
- L3 キャッシュ: 38.5 MB
- メモリ: 1TB
- OS: Ubuntu 18.04 (Linux Kernel 4.15.0)
- コンパイラ: GCC 7.4.0, Clang 6.0.0 (最適化: -O3)

なお,スレッド数,TPC-Hのスケールファクタはそれぞれ 1とした.

## 5.2 インタープリタ型との比較評価

はじめに、単純なネストループ結合の実行時間に関する評価 を行った.使用するデータベースは、それぞれ 10 万件のタプ ルが格納された 2~10 個のテーブルで構成される.各テーブル は、整数型の Key カラムと Value カラムの 2 つのカラムを有 する.Key カラムには、0~99,999 までの整数が順に格納され ており、Value カラムには、0~99,999 の値のうちいずれかが 一様ランダムに格納されている.

上記のテーブルを 2~10 個と結合数を変えながらネストルー プ結合した際の実行時間を図 6 に示す.評価の結果,試作した



図 6 ネストループ結合評価結果





クエリコンパイラが Volcano 方式のインタープリタに比べて, 約 8~20 倍高速であった.

この性能差について,実行命令数とサイクル数の観点から詳 細に分析する.perf コマンドを用いて CPU 統計情報を採取し たところ,Volcano 方式のインタープリタは,結合テーブル数 が2の場合でクエリコンパイラの約 13 倍の命令を,結合テー ブル数が10の場合で約4倍の命令を実行していた.結合テー ブル数が2の場合における,Volcano方式インタープリタの命 令内訳は1の通りである.Volcano方式のインタープリタは, (1)タプルのNULL チェック,(2)仮想関数呼出し,(3)述語評 価時の構造体メンバ参照の3つがオーバヘッドとなっていた.

(1)は、所謂プル型のクエリ処理モデルに起因するもので、試 作したクエリコンパイラではプッシュ型のクエリ処理を採用し ているため、そうしたチェックを避けられる.また、(2)と(3) はインタープリタとコンパイラの違いに起因するものである. 試作したクエリコンパイラでは、LMSを用いたコード生成の 過程で関数呼出しや構造体のメンバ参照が部分評価され、取り 除かれるため、より少ない命令数で実行が可能である.加えて、 クエリコンパイラにおいては、コンパイラによる自動ベクトル 化が行われ、最終的に約13倍という命令数の差になった.

次に,結合テーブル数毎のサイクル数について,メモリス トールサイクルとその他のサイクルに分けて表示したグラフを 図7に示す.図のように,結合テーブル数が増えるほどメモリ

表 1 Volcano 方式インタープリタの命令内訳 (結合テーブル数=2)

|           | 命令数                  | 割合    |
|-----------|----------------------|-------|
| NULL チェック | $3.0 \times 10^{10}$ | 13.6% |
| 仮想関数呼出し   | $6.0 	imes 10^{10}$  | 27.1% |
| 述語評価      | $8.0	imes10^{10}$    | 36.2% |
| テーブルスキャン  | $5.0	imes10^{10}$    | 22.6% |
| その他       | $0.1 	imes 10^{10}$  | 0.4%  |
| 合計        | $22.1\times10^{10}$  | 100%  |



図 8 TPC-H 評価結果 (SF=1)

ストールが増大しており,最大で約50%がメモリストールに終わっている.結果として,IPC(Instructions Per Cycle)の観点でも,Volcano方式インタープリタが0.9~1.9に対し,クエリコンパイラのIPCは2.0~4.5であり,2倍以上の差が開いた.

## 5.3 SIMD 命令活用の評価

SIMD 命令活用の効果を確認するため,TPC-H クエリを用 いて評価を行う.使用するクエリは文献 [9] において,SIMD 化の効果が低かった Q1 と効果が高かった Q14 を用いて評価す る.Q1 は,選択率が約 98%と高く,結合のともなわない集約 クエリで,Q14 は,選択率が約 2%と低く,結合をともなう集 約クエリである.

なお,データセットは,クエリ実行前にパースした上でメモ リ上にプリロードする.プリロード時の格納形式は,LB2にお けるカラム指向のレコードバッファと同様であり,テーブルの 各属性単位で列方向にメモリ領域を確保し,テーブルをスキャ ンする際は,先頭からタプル単位でアクセスしていく.

SIMD 利用しない場合と利用した場合のクエリ実行時間につ いて,図8のSIMD 非利用 (濃青色)とSIMD 利用 (橙色) に それぞれ示す.図8のように,SIMD 化によりQ1 において約 32%,Q14 において約10%性能が低下するという結果となった.

そこで,perf コマンドにより CPU 統計情報を採取した.その結果を,表2と表3に示す.Q14 では,分岐ミスは約半分に減少したものの,命令数が約9%増加しており,バッファリングのペナルティが SIMD 化の効果を上回ってしまったことが原因であると推測できる.

#### 表 2 CPU 統計情報 (TPC-H Q1)

|                                    | SIMD 非利用              | SIMD 利用          |
|------------------------------------|-----------------------|------------------|
| IPC                                | 1.84                  | 1.86             |
| instructions                       | 2,785,684,557         | 2,933,436,777    |
| cycles                             | $1,\!513,\!071,\!944$ | 1,579,272,780    |
| $cycle\_activity.stalls\_mem\_any$ | $381,\!347,\!705$     | 295,388,040      |
| cache-misses                       | $19,\!398,\!410$      | $19,\!379,\!645$ |
| branch                             | $179,\!971,\!263$     | 183,132,856      |
| branch-misses                      | 374,780               | 485,776          |
| L1-dcache-load-misses              | $61,\!829,\!810$      | $62,\!498,\!595$ |
| LLC-load-misses                    | 692,110               | 556,278          |

#### 表 3 CPU 統計情報 (TPC-H Q14)

|                                    | •             | /                     |
|------------------------------------|---------------|-----------------------|
|                                    | SIMD 非利用      | SIMD 利用               |
| IPC                                | 1.27          | 1.38                  |
| instructions                       | 1,435,151,001 | 1,565,911,667         |
| cycles                             | 1,128,176,211 | $1,\!136,\!294,\!807$ |
| $cycle\_activity.stalls\_mem\_any$ | 269,245,919   | 247,053,673           |
| cache-misses                       | 3,544,330     | $5,\!050,\!291$       |
| branch                             | 84,346,251    | $65,\!521,\!974$      |
| branch-misses                      | 705,945       | 363,814               |
| L1-dcache-load-misses              | 17,632,213    | $19,\!657,\!928$      |
| LLC-load-misses                    | 655,471       | $512,\!490$           |
|                                    |               |                       |

上記の考察を踏まえ、生成された C コードに対して手書き で修正を加えることで、バッファリングのオーバヘッドを削 減する 2 つの改善案についても評価を行った. 1 つは、プリ ロード時に格納したバッファからスキャンしてくる際に、複数 の要素を直接 SIMD レジスタにロードし、その場で述語評価 を行う方法である. もう 1 つは、SIMD 対応選択オペレータ がタプルを一時的にバッファする際のサイズを拡張し、複数 の SIMD ベクタ分のタプルが蓄積した段階でまとめて述語評 価を行う方法である. これらの方法を用いた場合のクエリ実 行時間を、同じく図 8 に示す. 直接ロードする場合が SIMD Hand-Rewriting (No Buffering), バッファサイズを拡張した 場合が SIMD Hand-Rewriting (Buffer 64~1024) が対応する.

SIMD レジスタに直接ロードした場合, バッファリングの オーバヘッドが削減されることにより, 選択率の低い Q14 で は, SIMD 非利用時よりも約 3%と僅かだが性能が改善した. 一方, 選択率が高い Q1 では, 合致したタプルの ID の書き出 しオーバヘッドが大きく, SIMD 非利用時よりも依然として低 い性能となった. また, バッファサイズは SIMD ベクタサイズ 分 (=16) よりも大きくすることで, 性能が改善されることを確 認できたが, 依然として SIMD 非利用時よりもオーバヘッドの 方が大きいという結果となった.

## 6 おわりに

本論文では、第一に、インタープリタに対するステージング 型クエリコンパイラの性能優位性について定量的な評価を行っ た.評価の結果、ステージング型クエリコンパイラは Volcano 方式インタープリタに比べて 8~20 倍程度高速であることが 観察され、その性能差の理由は(1) タプルの NULL チェック、 (2) 仮想関数呼出し,(3) 述語評価時の構造体メンバ参照であることが判明した.

本論文では、第二に、クエリコンパイラにおける SIMD 命令 活用法を明らかにするため、SIMD 命令を生成するクエリコン パイラを設計、実装し、TPC-H ベンチマーク Q1, Q14 の処理 時間で評価を行った.その結果、ステージング型クエリコンパ イラにおいて、SIMD 命令による性能向上は限定的であり、最 大でも 3%に留まることが観察された.このような限定的な性 能向上は文献 [9] の従来研究と非一貫的なものであり、SIMD により性能向上発現条件の明確化には、さらなる研究が必要な ことが判明した.今後は、SIMD 化の適用範囲、適用方法の再 検討や、より大規模なデータセットでの評価を行う予定である.

## 謝 辞

本研究の一部は,NEDOの「実社会の事象をリアルタイム処 理可能な次世代データ処理基盤技術の研究開発」の委託により 実施したものである.

#### 文 献

- G. Graefe and W. J. McKenna. The volcano optimizer generator: extensibility and efficient search. In *Proceedings of IEEE 9th International Conference on Data Engineering*, pages 209–218, April 1993.
- [2] Thomas Neumann. Efficiently compiling efficient query plans for modern hardware. Proc. VLDB Endow., 4(9):539–550, June 2011.
- [3] Cristian Diaconu, Craig Freedman, Erik Ismert, Per-Ake Larson, Pravin Mittal, Ryan Stonecipher, Nitin Verma, and Mike Zwilling. Hekaton: Sql server's memory-optimized oltp engine. In *Proceedings of the 2013 ACM SIGMOD International Conference on Management of Data*, SIGMOD '13, page 1243–1254, 2013.
- [4] Michael Armbrust, Reynold S. Xin, Cheng Lian, Yin Huai, Davies Liu, Joseph K. Bradley, Xiangrui Meng, Tomer Kaftan, Michael J. Franklin, Ali Ghodsi, and et al. Spark sql: Relational data processing in spark. In Proceedings of the 2015 ACM SIGMOD International Conference on Management of Data, SIGMOD '15, page 1383–1394, 2015.
- [5] Ruby Y. Tahboub, Grégory M. Essertel, and Tiark Rompf. How to architect a query compiler, revisited. In Proceedings of the 2018 International Conference on Management of Data, SIGMOD '18, page 307–322, 2018.
- [6] Amir Shaikhha, Yannis Klonatos, Lionel Parreaux, Lewis Brown, Mohammad Dashti, and Christoph Koch. How to architect a query compiler. In *Proceedings of the 2016 International Conference on Management of Data*, SIGMOD ' 16, page 1907–1922, New York, NY, USA, 2016. Association for Computing Machinery.
- Yannis Klonatos, Christoph Koch, Tiark Rompf, and Hassan Chafi. Building efficient query engines in a high-level language. Proc. VLDB Endow., 7(10):853–864, June 2014.
- [8] PostgreSQL. https://www.postgresql.org/.
- [9] Prashanth Menon, Todd C. Mowry, and Andrew Pavlo. Relaxed operator fusion for in-memory databases: Making compilation, vectorization, and prefetching work together at last. *Proc. VLDB Endow.*, 11(1):1–13, September 2017.
- [10] Timo Kersten, Viktor Leis, Alfons Kemper, Thomas Neumann, Andrew Pavlo, and Peter Boncz. Everything you always wanted to know about compiled and vectorized queries but were afraid to ask. Proc. VLDB Endow., 11(13):2209-

2222, September 2018.

- [11] Tiark Rompf and Martin Odersky. Lightweight modular staging: A pragmatic approach to runtime code generation and compiled dsls. *Commun. ACM*, 55(6):121–130, June 2012.
- [12] Peter A. Boncz, Marcin Zukowski, and Niels Nes. Monetdb/x100: Hyper-pipelining query execution. In CIDR 2005, Second Biennial Conference on Innovative Data Systems Research, Asilomar, CA, USA, January 4-7, 2005, Online Proceedings, pages 225–237. www.cidrdb.org, 2005.